hrefspace

 找回密码
 立即注册
搜索
热搜: PHP PS 程序设计
查看: 757|回复: 0

超大规模集成电路的不足

[复制链接]

909

主题

1120

帖子

3535

积分

超级版主

Rank: 8Rank: 8

积分
3535

论坛头条论坛元老谋士数据帝优秀版主超级版主见习版主论坛版主

发表于 2022-11-9 21:13:59 | 显示全部楼层 |阅读模式
由于技术规模不断扩大,微处理器的复杂程度也不断提高,微处理器的设计者已经遇到了若干挑战。
1功耗、散热:随着元件集成规模的提升,单位体积产生的热功率也逐渐变大,然而器件散热面积不变,造成单位面积的热耗散达不到要求。同时,单个晶体管微弱亚阈值电流造成的静态功耗由于晶体管数量的大幅增加而变得日益显著。人们提出了一些低功耗设计技术,例如动态电压/频率调节(dynamic voltage and frequency scaling (DVFS)),来降低耗散总功率。
2工艺偏差:由于光刻技术受限于光学规律,更高精确度的掺杂以及刻蚀会变得更加困难,造成误差的可能性会变大。设计者必须在芯片制造前进行技术仿真。
3更严格的设计规律:由于光刻和刻蚀工艺的问题,集成电路布局的设计规则必须更加严格。在设计布局时,设计者必须时刻考虑这些规则。定制设计的总开销已经达到了一个临界点,许多设计机构都倾向于始于电子设计自动化来实现自动设计。
4设计收敛:由于数字电子应用的时钟频率趋于上升,设计者发现要在整个芯片上保持低时钟偏移更加困难。这引发了对于多核心、多处理器架构的兴趣(参见阿姆达尔定律)。
5成本:随着晶粒尺寸的缩小,晶圆尺寸变大,单位晶圆面积上的晶粒数增加,这样制造工艺所用到的光掩模的复杂程度就急剧上升。现代高精度的光掩模技术十分昂贵。

世界上最遥远的距离,不是生与死的距离,而是我站在你面前,你却不知道我爱你
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

QQ|Archiver|手机版|小黑屋|hrefspace

GMT+8, 2024-4-20 09:37 , Processed in 0.054229 second(s), 22 queries .

Powered by hrefspace X3.4 Licensed

Copyright © 2022, hrefspace.

快速回复 返回顶部 返回列表